검색어 입력폼

전자전기컴퓨터설계2 TTL gates Lab on Breadboard [예비레포트]

저작시기 2016.10 |등록일 2017.10.19 워드파일MS 워드 (docx) | 17페이지 | 가격 500원

목차

1. Introduction (실험에대한소개)
가. Purpose of this Lab
나. Essential Backgrounds (Required theory) for this Lab

2. Materials & Methods (실험장비및재료와실험방법)
가. 실험을통해구하고자하는데이터와이를획득하기위한실험순서
나. Materials(Equipments, Devices) of this Lab
다. Matters that require attentions

3. InLab
가. supposed result

4. Reference (참고문헌)

본문내용

1. Introduction (실험에대한소개)
가. Purpose of this Lab
− OR, XOR, AND gate의 이론적인 내용과 그 역할을 공부한다.
− OR, XOR, AND gate를 breadboard에 구성하고 알맞은 값을 입력하여 그에 따른 출력 값을 확인한다.
− 반가산기, 전가산기의 이론적인 내용과 그 역할을 공부한다.
− 반가산기, 전가산기를 breadboard에 구성하고 알맞은 값을 입력하여 그에 따른 출력 값을 확인한다.

나. Essential Backgrounds (Required theory) for this Lab[1]
(1.) OR gate
디지털 논리 회로의 일종으로, [그림1]의 표준 논리 기호에 나타난 것처럼 두 개 이상의 입력과 하나의 출력으로 구성된다.
OR 게이트는 하단의 진리표(truth table)에 따라 동작하는 논리합(logical sum)을 구현한 것으로,[그림1]과 같이 게이트의 입력을A, B,출력을C라 하면 C=A+B 의 논리식을 구현한 것이다.

참고 자료

OR gate http://terms.naver.com/entry.nhn?docId=3326660&cid=40942&categoryId=32830
XOR gate http://terms.naver.com/entry.nhn?docId=2835925&cid=40942&categoryId=32830
AND gate http://terms.naver.com/entry.nhn?docId=2835921&cid=40942&categoryId=32830
반가산기 http://terms.naver.com/entry.nhn?docId=590305&cid=42340&categoryId=42340
전가산기 http://terms.naver.com/entry.nhn?docId=824045&cid=42344&categoryId=42344
Lab_01 TTL gates Lab on Breadboard.ppt
Pspice에서 digital logic simulation http://blog.naver.com/seo0511/10160309201
다운로드 맨위로