검색어 입력폼

전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습1 [결과레포트]

저작시기 2016.10 |등록일 2017.10.19 워드파일MS 워드 (docx) | 25페이지 | 가격 500원

목차

<초록 (Abstract) >

1. Introduction (실험에대한소개)
가. Purpose of this Lab
나. Essential Backgrounds (Required theory) for this Lab

2. Materials & Methods (실험장비및재료와실험방법)
가. 실험을통해구하고자하는데이터와이를획득하기위한실험순서

3. Results of this Lab (실험결과)
가. Results of Lab

4. Discussion (토론)
가. Discussion

5. Conclusion (결론)
가. Summarize experiment contents & purpose of this Lab
나. Studies from this Lab

6. Reference (참고문헌)

본문내용

1. Introduction (실험에대한소개)
가. Purpose of this Lab
− Xilinx 프로그램을 올바르게 설치하여, Xilinx ISE의 특징과 역할을 학습하여 프로그램을 올바르게 이용할 수 있도록 한다. 기본적으로 AND gate 논리회로를 설계하고 컴파일 하여 HEB COMBO에 적용 한뒤 회로가 올바르게 작동하는지 살펴보고, 이어서 Half Adder를 Schematic으로 설계하고 이를 통해 1-bit Full Adder를 설계해본다. 또한 1-bit Full Adder를 이용하여 4-bits Ripple Carry Full Adder를 설계한다.

나. Essential Backgrounds (Required theory) for this Lab
(1.) Xilinx ISE 특징
- Xilinx 디바이스 제어용 소프트웨어
- 설계, 컴파일, 시뮬레이션, 프로그램 지원
- 설계 파일을 프로젝트화해서 관리
- Schematic & HDL 설계 지원

(2.) ISE 설계

참고 자료

반가산기 http://terms.naver.com/entry.nhn?docId=590305&cid=42340&categoryId=42340
전가산기 http://terms.naver.com/entry.nhn?docId=2841956&cid=40942&categoryId=32830
Full-Adder 설계 내용 및 방법 http://blog.naver.com/lobdo777/220432343271
1-bit Full Adder & 4-bits Ripple Carry Full Adder https://en.wikibooks.org/wiki/Microprocessor_Design/Add_and_Subtract_Blocks
Lab_02.ppt
전전컴실험2 - Lab02_In Lab.ppt
다운로드 맨위로