검색어 입력폼

[Ispice] FET의 동작

저작시기 2016.04 |등록일 2017.05.02 한글파일한컴오피스 (hwp) | 9페이지 | 가격 500원

목차

1. 접합 전계 효과 트랜지스터
2. 실험 목적
3. 연습과제

본문내용

FET의 동작
바이폴라 접합 트랜지스터처럼 전계 효과 트랜지스터(FET)는 3단자 반도체 소자이다. 그러나 FET는 바이폴라와는 완전히 다른 원리로 동작한다. FET는 두 개의 캐리어인 전자와 정공 중에서 한 개의 캐리어에 의해 전류의 흐름이 형성되므로 단극성(unipolar)소자라고 부른다. Field effect는 외부에서 인가된 전압에 의해 형성되어진 전계에 의해서 전류의 흐름이 제어되기 때문에 붙여진 이름이다. FET에는 접합 FET(JEFT)와 금속-산화막-반도체 FET(MOSFET)의 두 가지 종류가 있다.

<접합 전계 효과 트랜지스터>
위 그림은 JEFT의 구조와 외부에서 전압원을 연결한 상태의 3단자 정의를 나타낸 것이다. 그림에서 보듯이 n형 물질의 양옆에 p형 영역이 형성된다. 두 개의 p형 영역은 게이트라 부르며, n형의 끝에 있는 단자는 드레인, 또 다른 끝에 있는 단자는 소스라고 부른다. 두 개의 p영역 사이에 있는 n 물질 영역은 채널이라 부른다.

참고 자료

없음
다운로드 맨위로