검색어 입력폼

디지털실험 - 실험 8. CMOS – TTL interface 예비

저작시기 2013.09 |등록일 2017.04.02 한글파일한컴오피스 (hwp) | 14페이지 | 가격 1,500원

목차

1. 실험 이론
2. 실험 방법
3. 문제
4. 시뮬레이션 및 고찰

본문내용

1. 실험 이론
- 목 적
1) CMOS의 동작을 이해한다.
2) CMOS와 TTL의 interfacing 방법에 대하여 이해한다.

- 원 리
1) CMOS의 원리
CMOS는 동일한 실리콘 웨이퍼 위에 n-channel, p-channel device가 동시에 만들어 질 수 있는 장점을 가지고 있다. 기본회로는 inverter로서 <그림 8-1> (a)에 있는 바와 같이 p-channel FET와 n-channel FET로 구성된다. 는 +3 ~ 18V 사이이고, low level은 0V, high level은 이다. CMOS inverter의 동작원리를 이해하기 위하여 MOSFET의 특성을 정리해 보면,
① n-channel MOS는 gate-source 전압이 (+)일 때 전도된다.
② p-channel MOS는 gate-source 전압이 (-)일 때 전도된다.

참고 자료

없음
다운로드 맨위로