검색어 입력폼

전전컴실험III 제03주 Lab02 RLC Pre

저작시기 2017.02 |등록일 2017.02.05 | 최종수정일 2017.03.26 워드파일MS 워드 (docx) | 11페이지 | 가격 1,500원

목차

(0) Purpose of this Lab
(1) Essential Backgrounds (Required theory) for this Lab
(2) Pre-lab & Simulation
(3) Conclusion
(4) Materials(Equipments, Devices) of this Lab
(5) Reference

본문내용

[1-1] 위와 같은 RLC 회로에 대해서 계단파 입력 VIN(t)가 인가되었을 때, under-damping이 되는 회로의 조건, 출력 신호의 식 및 파형을 구하시오.
이론 <2>의 내용을 참고하면, RLC회로가 Underdamping이 되기 위해서는 R/2L<1/√LC를 만족해야 함을 알 수 있다. 따라서 그림[1.1]과 같이 C=0.04, L = 1, R = 6로 소자 값을 설정하고 출력 신호의 파형을 확인하면 그림 [1.2]과 같은 모습을 확인할 수 있다. 이때 출력 파형이 튀는 현상을 확인할 수 있는데, 이러한 튕김 회수는 R의 소자 값이 감소함에 따라 증가한다. 실제로 R 값을 1로 설정하고 다시 출력 파형을 확인한 모습은 그림[1.3]과 같으며, 튕김 회수가 증가한 것을 확인할 수 있다.

참고 자료

설계3 실험 교안
Engineering Circuit Analysis (J. David Irwin)
다운로드 맨위로