검색어 입력폼

[디지털 논리회로 실험] 15장. 비동기식 카운터 결과레포트

저작시기 2015.06 |등록일 2016.01.14 | 최종수정일 2017.10.17 한글파일한컴오피스 (hwp) | 3페이지 | 가격 1,000원

소개글

[디지털 논리회로 실험] 비동기식 카운터 결과레포트

목차

1. 3Bit 비동기식 다운(DOWN) 카운터
2. 비동기식 10진 업 카운터

본문내용

출력 Q0는 CLK 입력이 인가될 때마다 출력이 반전되고, 출력 Q1은 Q0가 0→1로 상승모서리를 발생할 때 출력이 반전됨을 알 수 있다. 출력을 “111”로 초기화한 후 CLK를 인가하면 Q0는 CLK의 하강모서리가 발생할 때마다 반전하며 Q1은 Q0의 상승모서리마다 출력이 반전함을 알 수 있다.

실험15.3 비동기식 10진 업 카운터
(1) IC 7476(Dual JK Flop-Flop) 2개를 이용한 비동기식 10진 업 카운터회로의 회로도이다. 회로도에 IC 핀 번호를 작성하여라.
(2) Q_{ 0}, Q_{ 1}, Q_{ 2}, Q_{ 3}를 ‘0000’으로 초기화하라(초기화 입력을 이용)
(3) 초기화 입력에 1을 인가한 후, 하강 모서리 CLK를 인가하라. 이때 출력 값의 변화를 아래 표에 완성하라.

참고 자료

디지털 논리회로 실험ㅣ정준모, 이재수, 이병선, 김수인 외ㅣ대한교육문화원ㅣ2009.02.20
위키백과 [카운터]
다운로드 맨위로