검색어 입력폼
평가점수A

전자전기컴퓨터설계실험2(전전설2)8주차결과

저작시기 2015.09 |등록일 2016.01.14 | 최종수정일 2017.02.10 워드파일MS 워드 (docx) | 24페이지 | 가격 1,500원

목차

Ⅰ. 서론 (Introduction)
1. 실험의 목적(Purpose of this Lab)
2. 배경 지식(Essential Backgrounds for this Lab)

Ⅱ. 방법 (Materials & Methods)
1. Materials
2. Methods

Ⅲ. 실험결과 (Results)
1. PIANO
2. 74LS193A counters의 출력값을 FND에 표시하기
3. 74LS193A counters의 출력값을 FND에 표시하기

Ⅳ. 토론 (Discussion)
가. 신호를 주는 방법(one-shot signal의 유무)
나. carry와 borrow 설정해주기

Ⅴ. 결론 (Conclusion)

Ⅵ. 참고문헌 (reference)

본문내용

Ⅰ. 서론 (Introduction)
1. 실험의 목적(Purpose of this Lab)
Xilinx 프로그램으로 HDL 중 하나인 verilog를 사용하여 카운터 회로를 만들고 이를 응용하여 segment, piezo에 관하여 익힌다.

2. 배경 지식(Essential Backgrounds for this Lab)
가. 7-segment

<그 림>

Board에서 숫자나 문자를 표시해 줄 수 있는 최소의 장치로 8개의 led로 구성되어 있으며 이를 조합하여 숫자 symbol을 이룰 수 있게 하는 장치이다. 다이오드를 사용하며 두 가지 방식의 7-segment가 존재하는데 이 board에서는 common cathode 방식을 사용하여 high값을 주었을 때 LED에 불이 들어오도록 하였다. Segment 모양에 따라서 각각의 decode 된 2진수들이 존재한다.

<그 림>

나. Static/Dynamic 7-segment
7-segment 하나가 쓰이는 것을 static 7-segment라고 한다. 즉, 십진수의 한 자리를 표현해주는 것을 의미한다. 이를 여러 개로 확장시킨 것이 바로 Dynamic 7-segment이다. 보통 한 자리를 표현할 때 사용되는 input과 output은 8개인데 segment가 늘어나면 자연스럽게 input과 output도 늘어나기 때문에 Dynamic 7-segment에서는 이를 common gate를 이용하여 그 수를 줄이게 된다. 예를 들어 4개의 segment가 사용된다면 input과 output은 데이터 8개와 common gate 4개 즉, 총 12개 된다.
이를 좀 더 확장해보면 결국 common은 4개의 segment 중 어떤 segment에 표시가 될지에 대하여 지정해주는 역할을 한다.

<중 략>

1. Materials
가. Xilinx
프로그램을 만든 자일링스라는 회사는 PGA(Programmable Gate ArrayPLD(Programmable Logic Array)를 생산하는 반도체회사이다. xlinx라는 프로그램은 EDA소프트웨어로 게이트 어레이나 디지털 신호 처리기 등등을 시뮬레이션 가능하게 한 프로그램이다.

참고 자료

7세그먼트 관련 내용-http://cafe.naver.com/carroty/128973
다운로드 맨위로