검색어 입력폼

[디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 예비레포트

저작시기 2015.04 |등록일 2016.01.14 | 최종수정일 2017.10.17 한글파일한컴오피스 (hwp) | 4페이지 | 가격 700원

소개글

[디지털 논리회로 실험] 보수와 병렬 가, 감산기 예비레포트

목차

1. 이 장의 실험목적에 대하여 기술하시오.
2. 보수를 이용한 감산 방법(1의 보수와 2의 보수)에 대하여 기술하시오.
3. 7483 IC를 이용한 4비트 가감산기 회로에 대하여 기술하시오.
4. BCD가산에 대하여 기술하시오.

본문내용

1. 이 장의 실험목적에 대하여 기술하시오.
- 1의 보수 및 2의 보수에 대하여 알아본다.
- 보수에 의한 감산 방법에 대하여 이해한다.
- 4비트 병렬 가감산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.
- BCD 가산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.

2. 보수를 이용한 감산 방법(1의 보수와 2의 보수)에 대하여 기술하시오.
- 보수란?
디지털 컴퓨터에서 보수는 어떤 기준이 되는 큰 수 A에서 B를 뺀 나머지 수 A에 대하여 B의 보수라고 하며, 이 보수는 가산에 의한 감산 작용을 간단히 하고 논리적 처리를 쉽게 하기 위해 사용된다. 임의의 R진법에서의 보수는 ‘R의 보수’와 ‘(R-1)의 보수’ 두 종류가 있다. 2진수에서는 ‘2의 보수’와 ‘1의 보수’가 있으며, 10진수의 경우는 ‘10의 보수’와 ‘9의 보수’가 있다. 또한 R의 보수는 R-1의 보수를 구하여 1을 더하면 쉽게 구할 수 있다.

참고 자료

[디지털 논리회로 실험] 교재 제 8장 참조
다운로드 맨위로