검색어 입력폼

디지털 시스템실험, Verilog 코딩, Sequential Circuit (신호등) 구현, FPGA보드에서 신호등 사진 결과

저작시기 2015.10 |등록일 2015.12.05 | 최종수정일 2018.05.16 한글파일한컴오피스 (hwp) | 3페이지 | 가격 2,000원

목차

1. 실험제목
2. 실험목표
3. 실험결과
4. 토의

본문내용

실험제목
Sequential Circuit 설계 및 구현

실험목표
① 동기식 UP/DOWN 카운터를 설계한다.(기본)
② 카운터를 이용한 Sequential Circuit을 설계한다.(신호등을 설계하였다)

실험결과
이번 실험은 각종 Flip-flop을 구현하고 최종적으로 이를 이용하여 BCD Ripple Counter와 Register를 이용한 한자리 정수 덧셈 뺄셈 계산기를 구현하는 것이 목적이다.
1. Up/down counter의 Verilog code이다

<중 략>

토의
이번 실험은 저번 주에 실험했었던 비동기식, 즉 Clock pulse가 모두 동시에 들어가지 않아 delay가 누적되는 현상을 방지하여 만든 동기식 Up/down Counter를 coding을 하였다.
Reset버튼을 누르면 0000로 초기화가 되고 Up이 0이면 down count를 하고 1이면 up count를 하게끔 만들었다.

참고 자료

없음
다운로드 맨위로