검색어 입력폼

논리회로실험 2014 Calculator

저작시기 2014.03 |등록일 2014.11.05 한글파일한글 (hwp) | 22페이지 | 가격 1,000원

목차

1. Purpose
2. Background
3. Sources & Results
4. Result analysis
5. Discussion




본문내용

1. Purpose
1) 4bit의 16진수 입력을 받아 +와 –연산 결과를 LCD에 출력하는 계산기를 설계한다.

2. Background
이번 실험은 4bit의 16진수 입력을 받아 연산 결과를 LCD에 출력하는 계산기를 설계하는 것이었다. 계산기에 사용되는 스위치는 총 5개의 push switch와 1개의 dip switch가 사용된다.
Rov-lab3000 이용하여 설계한 계산기의 연산 결과는 LCD에 다음과 같이 출력된다.

<중 략>

library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity lcd_display is
Port ( FPGA_RSTB : in STD_LOGIC;
CLK : in STD_LOGIC;
LCD_A : out STD_LOGIC_VECTOR (1 downto 0);
LCD_EN : out STD_LOGIC;
LCD_D : out STD_LOGIC_VECTOR (7 downto 0);
data_out : in STD_LOGIC;
load_operand1 : in STD_LOGIC; -- 1번째 숫자 입력 버튼
load_operand2 : in STD_LOGIC; -- 2번째 숫자 입력 버튼
load_plus : in STD_LOGIC; -- + 버튼

<중 략>

Test Bench를 이용하여 calculator를 시뮬레이션 해봤다. 그 결과는 [ 그림 5 ] ~ [ 그림 10 ]까지 나타나있다. 총 6가지의 연산을 진행하였다. 숫자와 문자의 출력이 제대로 되는지, carry가 있을 경우에 carry의 표현이 잘 되는지, -연산이 잘 되는지의 유무를 확인할 수 있도록 경우를 나눠서 시뮬레이션 했다. 그 결과 result wave 1에서는 7 (37) + (2b) 8 (38)을 입력하고 calculate가 0이 되자 = (3d) 0 (30) F (46)의 결과가 나오는 것을 확인 할 수 있다. result wave 2는 4 (34) + (2b) 5 (35)를 입력하고 caculate가 0이 되자 = (3d) 0 (30) 9 (39)의 출력이 나왔다.

참고 자료

없음
다운로드 맨위로