검색어 입력폼

아주대 전자회로실험 설계결과3 SECOND ORDER FILTER 설계

저작시기 2010.06 |등록일 2014.10.05 | 최종수정일 2017.08.03 한글파일한글 (hwp) | 7페이지 | 가격 1,200원

소개글

아주대 전자회로실험 최연익교수님 A+받은 레포트입니다.
한번도 배포된적 없는 100% 창작 자료입니다.
설계과제3 Second Order Filter 설계 결과 레포트입니다.
많은 도움 되시길 바랍니다.

목차

1. 실험 결과 분석
1) 실험 Spec : Vi=2Vpp, Time/div=2ms, V/div=0.5V
1-1)측정 데이터
1-2)측정 파형
1-3) Coment

2. 토의 및 고찰

본문내용

► Coment : 이번 설계는 지난주 cmos opamp 설계에 이어 두 번째 설계로 C측정 회로 설계 실험이었다. 이번 설계는 지금까지의 실험들과는 다르게 각 조에서 직접 회로구성을 창안하여 필요한 소자들을 미리 신청하고 이에 맞게 가장 효과적인 방법으로 C값을 측정하는 회로를 설계해 보는 실험 이었다. 이러한 회로는 다양한 방법으로 설계할 수 있는데 대표적인 두가지 방법중 첫 번째 방법은 시정수를 이용하여 C 값을 측정하는 것이고 다른 한 방법은 교류신호를 사용한 miller integral회로를 이용하여 C 값을 측정하는 방법으로 우리 조는 후자의 설계 방법을 선택하여 소자를 신청하고 실험에 임하게 되었다. 그런데 위의 데이터에서 볼 수 있듯이 실험을 준비하며 소자를 신청하고 예비보고서를 쓰기위해 시뮬레이션을 돌렸을 당시에는 이 설계에 대한 확실한 사전 지식이 없어서 다양한 경우의 측정을 고려하지 못했었다. 그리하여 저항은 R=10KΩ 한가지로 고정하고 커패시터는 C=1nF, 10nF, 0.1uF,
1uF, 2.2uF 의 다섯가지의 경우만 고려하여 소자를 신청했고 시뮬레이션 역시 이러한 5가지의 경우로 돌려보았다. 이렇게 다섯가지의 경우로 시뮬레이션을 돌려보니 약간의 오차들은 존재 했지만 우리가 원하던 C값에 근사한 결과값들을 얻을 수 있었다.

<중 략>

● 토의 및 고찰
이번 실험은 C 측정회로 설계 실험으로 우리가 직접 이에 적합한 회로를 조사하고 연구하여 최적의 조건을 가지는 회로를 설계해 보는 실험이었다. 그리하여 우리는 2주전에 미리 우리가 구성할 회로에 필요한 소자들을 신청하였고 다른 실험들보다 미리 그리고 좀 더 많은 시간을 투자하여 실험을 준비하였다.
그런데 지금까지의 책에 있는 내용을 그대로 따라가기만 하면 됬던 실험들과 다르게 이번 설계는 처음부터 끝까지 우리가 모두 생각하여 말 그대로 설계를 하는 것이었기 때문에 실험을 준비하며 다소 부족한 부분들이 많이 있었다.

참고 자료

없음
다운로드 맨위로