검색어 입력폼

아주대 전자회로1 과제3 PSPICE를 이용한 Common Emitter 증폭기 주파수 응답 회로 설계 SIMULATION

저작시기 2009.04 |등록일 2014.10.04 | 최종수정일 2016.11.09 한글파일한글 (hwp) | 3페이지 | 가격 1,000원

소개글

아주대 전자회로 조중열교수님 A+받은 레포트입니다.
한번도 배포된적 없는 100% 창작 자료입니다.
총 3번의 과제중 3번째 과제입니다.
도움 되시길 바랍니다.

목차

1. 50배 GAIN 의 time domain SIMULATION
2. f=0.5Hz,10Hz,0.1Hz 의 주파수 특성 Bode plot SIMULATION

본문내용

본 문서는 이미지로 구성되어 있어, 본문내용은 미리보기를 참조하여 주시기 바랍니다.

참고 자료

없음
다운로드 맨위로