검색어 입력폼

디지털실험 설계3 결과 positive edge triggered master-slave D flip flip의 설계

저작시기 2013.09 |등록일 2014.09.30 한글파일한글 (hwp) | 2페이지 | 가격 1,000원

목차

1. 실험결과
2. 고찰

본문내용

이번 설계는 positive edge 즉 rising edge에서만 동작하는 flip flop을 설계하고 reset, clear 기능을 추가하는 것이었다. 예비에서 보았듯이 설계의 중간과정에서 설계된 D-FF은 클락이 1인 상태에서 입력이 바뀌면 출력도 바뀌어 버린다. 엣지에서만 동작하기 위해서는 1일 때 값이 바뀌어도 동작하지 않는 조치를 취해야 하고 그걸 위한 구성이 바로 master-slave D flip flip이다.
마스터 부분에 반전으로 들어가는 클락 입력은 지연시간을 발생시키고 그 지연시간이 rising edge에서만 동작하는 flip flop의 가장 중요한 역할을 하는 것을 보였고, 마스터 부분에 그대로 슬래이브 부분에 반전된 클락을 입력한다면 falling edge에서 동작하는 플리플랍이 될 것이다.
알아보기 쉬운 결론으로는 지연시간 때문에 master와 slave에 입력되는 클락이 모두 1이되는 순간에 출력이 바뀌는 것이고 마스터 부분에 지연시간이 생겼기 때문에 rising edge이다. D-FF뿐만 아니라 다른 플리플랍도 같은 방법으로 엣지에서 동작하게 만들 수 있을 것이다.
플리플랍은 저장기능이 있고 클락이 1일 때만 동작하는 것을 이용해서 이 회로를 구성한 것을 다시 한 번 알아두자.

참고 자료

없음
다운로드 맨위로