검색어 입력폼

05 논리회로설계실험 예비보고서(조합회로)

저작시기 2014.06 |등록일 2014.09.27 | 최종수정일 2016.03.26 한글파일한컴오피스 (hwp) | 7페이지 | 가격 2,000원

* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다. 한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.

목차

1. 실험 목표
2. 예비 이론
3. 실험 내용
4. 출처 (Reference)
5. 고찰

본문내용

1. 실험 목표
비교기, MUX, DEMUX, ALU에 대해서 알아본다.
VHDL 문법 중 function과 procedure에 대해 알아보고 이를 이용하여 ALU를 설계해본다.

2. 예비 이론
(1) 비교기
두 이진수의 크기를 비교하는 조합 논리회로로 비교를 통해서 생성되는 결과는 A<B, A>B, A=B 가 있다. 비교기를 N개 사용하여 N비트 비교기를 만들 수 있다. N비트 비교기는 두 수의 최상위 비트(MSB)부터 두 수를 비교한다. 같다면 차상위 비트를 비교해간다. 비교 결과가 크거나 같으면 다음 비트부터는 비교하지 않는다.

(2) 멀티플렉서 (MUX)
멀티플렉서는 n개의 선택선의 조합에 의해 선택된 개의 입력선 중에 하나를 선택하여 출력선에 연결시키는 회로이다. 여러 개의 회로가 단일 회선을 공동으로 이용하여 신호를 선택적으로 전송하는 데 쓰인다. 멀티플렉서는 데이터 입력과 선택입력을 가지고 있다. 선택입력은 입력 중 하나를 선택하는 역할을 한다.

참고 자료

논리회로설계 수업자료 ‘조합회로설계’
다운로드 맨위로