검색어 입력폼

전자회로실험 예비10 연산 증폭기 기본 실험

저작시기 2013.12 |등록일 2014.08.15 한글파일한컴오피스 (hwp) | 8페이지 | 가격 1,000원

목차

1. 예비 퀴즈 문제
2. 실험 절차 및 결과 보고
3. 참고문헌

본문내용

양의 단자에 10kHz 주파수 사인파의 크기를 10mV~10V까지 10mV 단위로 증가시키면서 출력의 크기 및 파형을 관찰하여 표에 기록하시오.
먼저 연산 증폭기의 DC 전류가 일정하게 흐르고 출력의 공통 모드 전압이 일정하게 유지되는 범위를 찾아보기 위해서 위와 같이 회로를 구성하고 DC Sweep을 했다.
1.8V에서 2V까지는 출력의 전압이 급격하게 감소하는 것을 확인할 수 있다. 이 결과를 토대로 공통모드전압을 3V로 정했고, 실험을 진행했다. 다음과 같이 회로를 구성했다.

<중 략>

다음과 같이 회로를 구성하고 양의 입력 단자 전압을 변화시키면서 출력 단자의 전류를 측정했다.
-0.1V 이상일 때 출력 전류가 나타난나.
(8) 실험회로 2와 같이 회로를 구성하고 입력 전압의 스텝 입력을 인가하되, 스텝의 크기를 10mV ~ 10V까지 증가시키면서 출력 파형을 관찰한다. 스텝의 크기를 증가시키면서 출력의 응답 특성 중 슬루율을 측정하여 표에 기록하시오.
(참고)슬루율(slew rate)이란?

참고 자료

전자회로 실험 기초부터심화까지 (이강윤 저)
마이크로전자회로 (SEDRA / SMITH)
다운로드 맨위로