검색어 입력폼

BCD 카운터 & up and down 카운터 제안서

저작시기 2010.12 |등록일 2013.05.05 한글파일한글 (hwp) | 5페이지 | 가격 1,500원

목차

1. 명 제
2. ATmega128의 관련이론
3. 블록도
4. 소자 값 계산
5. 첨 부

본문내용

1. 명 제
⇒ 저번 설계에서 7447 BCD 디코더 & driver, 7-segment를 이용하여 BCD to 7-segment decoder를 설계하였다. 2진 입력을 BCD코드로 디코드하는 과정을 눈으로 확인할 수 있도록 회로를 설계한 PCB기판에 ATmega128을 이용한 스위치 제어로 구동되는 Up & Down counter와 다양한 추가기능을 설정하여 설계하여본다.

2. ATmega128의 관련이론
2.1 ATmega128의 I/O 포트의 기본
< 첨 부 1 >
다음 그림과 같이 ATmega128은 8비트 디지털 입/출력 포트로는 Port A ~ Port F까지 48핀이 있으며, Port G의 5핀을 포함하여 총 53개의 입/출력 라인을 가지고 있다. 포트가 범용 디지털 I/O 포트로 사용될 때 비트 단위 또는 바이트 단위의 읽기, 쓰기가 가능하다. 앞으로 본서에서는 I/O와 관련된 레지스터에서 사용하는 X는 포트의 구분을 위한 A ~ G 문자로 대치하여 생각한다. 예를 들어, 다음 그림에서 PXn은 Port A ~ Port G의 어떤 한 핀을 상징하는 것이다.

< 중 략 >

4. 소자 값 계산
- 보호 저항
이번 설계에서 PCB에 사용된 7-segment를 보호하기위한 보호저항은 이미 결선된 상태이다. 하지만 우리 조에서 추가로 구성하는 짝수 홀수를 알려주는 LED, counter 속도를 제어할 경우 속도가 빠르고 느리고를 알려주는 LED, Up counter인지 Down counter인지를 알려주는 LED, 스위치를 통하여 ATmega128에 High신호를 줄 경우 ATmega128에 손상을 줄지도 모를 전류를 줄이기 위해 보호저항을 추가 구성하여야 한다.

참고 자료

없음
다운로드 맨위로