검색어 입력폼

반전 증폭기 - 계측 및 신호처리

저작시기 2012.03 |등록일 2013.04.17 한글파일한글 (hwp) | 8페이지 | 가격 1,500원

목차

1. 실험목적 및 의의
2. 실험이론
3. 실험기구
4. 실험방법
5. 실험결과
6. 오차원인 분석 및 고찰

본문내용

1. 실험목적 및 의의
연산증폭기와 NI ELVIS, 브레드보드를 이해한다. 브레드보드에 회로를 연결하여 반전증폭기를 구성해보고, 회로도를 이해하여 그를 통한 실험값 예상 및 NI ELVIS를 통하여 직접적인 출력 값을 알아본다.

2. 실험이론
Ι. 연산증폭기 (OP AMP : Operational Amplifier)
① 연산증폭기(Operational Amplifier)는 연산을 위해 만들어진 증폭기로 증폭도가 대단히 큰 전압증폭회로를 말하며 아날로그 IC의 일종이다. 내부는 수많은 트랜지스터로 구성되어 있고, 잘 정의된 외부단자특성들을 갖고 있으며, 집적회로 패키지로 상품화되어 있기 때문에, 엄밀한 의미에서 전자 소자라고 하기보다는 회로 빌딩 블록이라 할 수 있다. 연산증폭기가 많이 사용되는 이유 중의 하나는 그것의 다용도성이다. 연산증폭기는 아날로그 전자회로 설계에 있어서 만능이라 할 수 있을 정도로 그것만 있으면 무엇이든지 만들 수 있다. 또 하나의 중요한 점은, 집적 회로로 만들어진 연산 증폭기는 거의 이상에 가까운 특성을 가진다는 점이다. 이는 연산 증폭기를 사용해서 회로를 매우 쉽게 설계할 수 있음을 의미한다. 비록 연산 증폭기의 내부회로는 다소 복자바지만, 그것의 단자 특성이 거의 이상적이기 때문에 우리는 연산 증폭기를 하나의 회로 소자로 다룰 수 있으며, 또 그 내부구조에 대한 특별한 지식이 없어도 연산 증폭기를 강력한 회로 설계에 사용할 수 있을 것이다.
② 연산증폭기의 핀 배열
⇒ offset 조정용 핀
OP Amp를 사용하는 회로에서는 자주 offset 조정이라는 말을 듣게 된다. 이상적으로 입력이 없으면 출력도 없는 것이 당연하지만, OP Amp의 경우 입력이 0 V 이지만 출력이 0 V로 되지 않는 것이 보통이다. 이 때문에 offset 조정용 단자에 가변 저항을 접속하여, 가변 저항 중간 단자에 - 전압을 접속하여 입력이 0 V 일 때 출력도 0 V 가 되도록 조정한다. offset이 있으면 정상적인 신호원의 처리에 악영향을 미칠 수가 있다. OP Amp의 종류에 따라 조정 핀이 없는 경우도 있고 가변 저항치가 다르거나 + 전압에 접속하는 것들이 다르다.

참고 자료

없음
다운로드 맨위로