검색어 입력폼

17트랜지스터의 주파수 응답특성 실험

저작시기 2012.04 | 등록일 2012.12.10 한글파일 한컴오피스 (hwp) | 7페이지 | 가격 2,000원

소개글

트랜지스터의 주파수 응답특성 실험

목차

없음

본문내용

17 트랜지스터의 주파수 응답특성 실험

17.1 실험 개요
캐패시터 결합 증폭기의 전압이득과 위상지연이 저주파 영역 및 고주파 영역에서 어떤 영향을 받는지 실험을 통해 고찰한다.

17.2 실험 원리 학습실

17.2.1 실험원리의 이해

(1) 저주파 증폭기 응답
그림 17-1에서 나타낸 전형적인 캐패시터 결합 에미터 증폭기에서는 신호 주파수가 충분히 낮은 경우 캐패시터들의 리액턴스 가 무시할 만큼 충분히 작지 않기 때문에 증폭기 회로를 저주파 영역에서 해설할 때는 캐패시터들에 대한 영향을 고려해야 한다.



그림 17-1 전형적인 캐패시터
결합 증폭기
그림 17-2 3개의 RC 회로로 구성된 저주파 등가회로

따라서 중간 주파수 범위에서처럼 캐패시터를 단락회로로 무시할 수가 없게 되며 그림 17-1의 교류증폭기의 교류등가회로에는 캐패시터들이 남게 된다. 그림 17-2에 나타낸 것처럼 증폭기의 저주파 등가회로에는 각 캐패시터들에 대한 RC 회로가 형성된다.

참고 자료

없음
다운로드 맨위로