검색어 입력폼

JFET 특성

저작시기 2011.06 | 등록일 2011.06.24 한글파일 한컴오피스 (hwp) | 2페이지 | 가격 500원

소개글

기초전자회로 실험 실제 A플러스 예비레포트 입니다.

목차

1) JFET 의 구조
2) JFET에서 ( pinch off voltage)
3) JFET 의 출력, 전달 특성

본문내용

왼쪽 그래프는 입력특성과 출력특성 사이의 관계인 전달 특성 그래프이고 오른쪽 그래프는 출력전압과 출력전류 사이의 출력특성 그래프 이다.
출력특성 그래프에서 Linear region (저항성 영역)에서 JFET는 실제로 인가된 게이트와 소스 사이 전압에 의해 저항값이 제어되는 가변저항처럼 작동한다.
인 경우, 각 곡선의 기울기와 드레인 소스 사이 저항은 인가전압 에 대한 함수이다. 가 더 음의 전압이 될수록 각 곡선의 기울기는 보다 더 수평이 되고, 이는 저항이 증가하는 것을 의미한다.


식에서 는 인 경우의 저항이고, 는 가 0 이 아닌 어떤 값일 경우의 저항이다.

출력특성에서 핀치 오프 궤적의 오른쪽 영역은 전형적으로 선형 증폭기 (인가 신호에 대해 최소의 왜곡을 가진 증폭기) 에 사용되는 영역이다. 일정 전류(constant-current)영역, 포화(saturation)영역, 선형증폭(linear amplification)영역이라고도 한다.

참고 자료

전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
다운로드 맨위로