검색어 입력폼

7장 결과

저작시기 2007.05 |등록일 2011.03.21 한글파일한글 (hwp) | 3페이지 | 가격 500원

소개글

실험 7. 중첩의 정리와 가역정리 결과

목차

없음

본문내용

실험 7. 중첩의 정리와 가역정리
실험 진행 및 결과
1. 중첩의 정리
⑴ 그림 7-4의 회로를 결선 하라.
⑵ 그림 7-4에서 loop1과 loop2에 대한 KVL식을 세우고 loop1에 흐르는 전류(I1)과 loop2에 흐르는 전류(I2)를 계산하여라.
① loop1에 대한 KVL 식 : -10 + 2×103I1 + 2.2×103(I1-I2) = 0
② loop2에 대한 KVL 식 : 1.5 + 2.2×103(I2-I1) + I2 = 0
③ I1, I2 ? : I1 = 3.337[mA], I2 = 1.826 [mA]
⑶ loop가 아닌 각 저항에 흐르는 전류 IR1, IR2, IR3를 구하라.

<중 략>

2. 실험오차 분석
중첩의 정리에서 IR3의 값을 제외하고는 실험 전체적으로 오차가 작은 것을 볼 수 있다. 이정도 오차는 저항의 자체적인 오차범위와 bread board의 저항 등을 생각하면 허용 가능한 오차라 생각한다. 회로도 매우 간단하였고, 실험도 비교적 간단하였기 때문에 오차가 작았다고 생각한다. 중첩의 정리에서 IR3의 값은 오차가 다소 큰 것을 볼 수 있다. 그 이유를 생각하는 도중 IR3와 IR3′의 값이 거의 같은 것을 볼 수 있었다. 이것을 보고 IR3의 오차는 회로구성의 실수로 인해 발생하지 않았을까 생각한다.
다운로드 맨위로