검색어 입력폼

실험 5. 래치와 플립플롭 예비보고서

저작시기 1997.01 |등록일 2011.01.11 한글파일한글 (hwp) | 5페이지 | 가격 1,000원

소개글

래치,플립플롭,결과

목차

없음

본문내용

실험 5. 래치와 플립플롭
예비보고서
(1) NAND gate를 이용하여 클럭화되지 않은 R-S latch 회로를 구성하고 그 동작을 설명하시오.
1. 래치란?
순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태 (과거의 입력에 의해 결정됨)에 따라 출력이 결정되는 회로를 말한다. 따라서 순차회로는 회로 내부에 값들을 기억하기 위한 메모리 소자들을 가지게 되며, 일반적으로 많이 사용되는 메모리 소자로는 플립플롭이 있다. 플립플롭은 1비트의 정보(0 또는 1)를 저장할 수 있는 소자이며, 논리 게이트들을 연결하는 방법에 따라 다르다. 래치는 기본적인 플립플롭을 말하며 NOR게이트를 사용하여 구성할 수 있고 NAND게이트를 사용하여 구성할 수 있다.
2. R-S latch회로
< 회로도 >
3. 동작 원리
NAND게이트로 구성된 래치 회로에 대한 동작을 분석해보면 먼저 회로에서 S=1, R=1 Q=0 Q`=1 상태를 가정하자.
S=0 으로 변화시키면 출력은 Q=1, Q`=0이 된다. 다시 S=1로 되돌려도 출력 Q=1, Q`=0으로 변함이 없다.
다음으로 R=1의 값을 R=0으로 변화시키면 Q=1, Q`=0 상태였던 것이 Q=0, Q`=1의 값으로 바뀌게 되며, 다시 R=1로 되돌려도 Q=0, Q`=1로 변하지 않는다.

참고 자료

본문내 기재
다운로드 맨위로