검색어 입력폼

노튼의 정리

저작시기 2006.04 |등록일 2010.04.20 한글파일한글 (hwp) | 9페이지 | 가격 1,300원

소개글

노튼의 정리에 대한 실험 레포트 입니다.

목차

1. 실험 목표
2. 실험 장비
3. 관련 이론

본문내용

1. 실험 목표
① 실험측정을 통해서 노튼의 이론을 확인해보자.
② In Rn 결정을 위해서 실험과정에 익숙해지자.
③ 하나의 전류 근원을 증명함으로써 전압 근원을 사용함을 구성 할 수 있다.

2. 실험 장비
① Resistors : 10Ω, 47Ω, 100Ω, 220Ω, 330Ω, 3.3kΩ, 10kΩ, 0~1 kΩ potentiometer
② Instruments : 1-DMM , 1-dc Power supplies

3. 관련 이론
노튼의 정리는 테브난의 정리와 쌍대(dual)를 이룬다. 테브난 정리는 원래의 회로를 임의의 저항과 이에 직렬로 연결된 전압원을 나타내는데 사용된다. 노튼의 정리는 임의의 회로를 1개의 전류원과 이 전류원에 병렬로 연결된 저항으로 변환하는데 사용한다.
노튼의 정리 는 다음과 같다.
임의의 2단자 회로는 등가 병렬 저항을 갖는 등가 전류원으로 치환될 수 있다. 전류원은 원 회로의 두 단자 단락시 흐르는 최대 전류로 구한다. 등가 병렬 저항은 원 회로를 들여다 본 저항이다.


원 회로를 들여다 본 저항은 회로에서 전압원은 단락하고 전류원은 개방한 다음 측정한 회로의 저항을 말한다.

[시불변 선형 회로망] [노튼 등가 회로]

노튼의 정리를 적용할 때 그림 a에 보인것과 같은 노튼의 등가 회로를 그리기 위하여 전류원과 저항을 결정하여야 한다. 노튼 등가 저항 전류 IN은 회로의 두 단자를 단락했을 때 흐르는 단락회로 전류이다. 부하 단자가 단락된 상태에서 노튼 등가 전류 IN을 계산한다. 그림 A는 시불변 선형 회로로 구성된다. 그림 B에서 노튼 등가 전류는 단자 A와 B를 단락하여 구한다. 또, 등가 저항은 시불변 회로의 독립 전원들을 제거하고 단자 A~B에서 바라본 저항값이다.
다운로드 맨위로