검색어 입력폼

기초회로 실험 결과 중첩의 정리와 가역정리

저작시기 2009.04 |등록일 2010.04.07 한글파일한글 (hwp) | 7페이지 | 가격 1,000원

소개글

기초회로 실험 결과 중첩의 정리와 가역정리

목차

1. 실험 절차 및 결과
1. 중첩의 정리
2. 가역정리

실험의 평가

참조

본문내용

5. 실험의 평가
실험의 회로구성은 매우 단순한 형태였다. 실험 1에서 주의해야 할것이라면 전류의 측정에서 리드봉의 극성을 항상 일정하게 유지해야 한다는 것이다. 리드봉의 극성을 동일하지않게 접촉하게되면 젼류의 부호가 바뀌게되어 중첩의 정리를 증명할수 없어진다. 동일한 저항소자에는 측정시마다 동일한 극성의 리드봉을 유지시켜 주는 주의가 필요한 실험이었다. 실험의 진행은 그다지 어렵지 않았다. 시간도 적게 걸리는 실험이었다. 기본적인 회로이론의 지식만 있으면 이해하기 어렵지 않은 이론내용이기도 하였다. 중첩의 원리와 가역정리는 앞서 배워온 테브닌 & 노턴이나 키르히호프 법칙등과 같이 회로해석에서 매우 유용한 정리라고 생각한다. 10V와 1.5V의 영향을 밭는 회로의 소자들을 분석하기 위해 10V단독 전원에 의한 영향과 1.5V 단독전원에 의한 영향을 각각 구해 합하여 회로를 해석하였다. 즉, 다중전원의 영향을 받고 있는 회로의 해석은 각각의 전원이 미치는 영향의 총 합으로 해석할 수 있다는 것을 실험1을 통해 알 수 있었다. 또한 가역정리는 조금 생소한 이론이었지만 실제 실험을 통해 그 이론을 확인 할 수 있었다. 전원측에 2~4V의 전원을 인가할 때 측정할 수 있었던 출력측의 전류를 입력과 출력측을 바꾸어 출력에서 전원을 공급하여도 입력측에서 동일한 전류를 측정할 수 있었다

참고 자료

1. ‘회로이론실험‘ 제2판 이준신, 윤석호, 박기헌 공저
2. http://www.hany.pe.kr/ 전자부품도감 홈페이지
3. 두산세계대백과사전 & Encyber
4. 기상청
다운로드 맨위로