검색어 입력폼
평가점수A

ADDER COMPARATOR

저작시기 2009.09 |등록일 2010.03.26 워드파일MS 워드 (docx) | 21페이지 | 가격 1,000원

소개글

VHDL을 사용하여 SPARTAN 3E보드에 가산기와 비교기 실험

목차

Abstract & Introduction 소개 및 실험목표
Methods & Results 실험방법 및 결과
Results & Discussion 결과 및 토론

본문내용

실험목적

8비트 가산기와 비교기를 4비트 adder, comparator를 사용하여 디자인 해본다. 가산기 즉 adder는 carry를 처리할 수 있도록 full adder로 디자인 한다. 또한 4비트 가산기와 비교기를 2비트 가산기와 비교기를 사용하여 구현해 본다. 비교기(Comparator)는 3가지 연산기호( <, >, =)에 대해 각각 성립하는 경우 1의 값을 주워지도록 한다. 코드를 완성한 후TIMING SIMULATION과 FUNTIONAL SIMULATION을 통해 결과값을 확인해본다.


Xilinx ISE Webpack의 기능

▶ VHDL 코드 합성
Xilinx ISE는 유저가 코딩한 VHDL이나 Verilog 또는 SCH를 Netlist로 만드는 과정을 수행하도록 지원한다. ISE는 기본적으로 XST라는 자체 합성툴을 사용하지만 조건에 따라서는 외부 합성툴을 사용하기도 하며 그 대표적인 것이 신플리서티에서 나온 ‘Synplify’라는 툴이다. 시뮬레이션으로 기능을 검증한 VHDL 모듈은 합성을 통해서 Xilinx FPGA의 라이브러리 셀로 구성된 Netlist로 변환되어야 한다.

▶ UCF(User Constraints File) 작성
설계자가 회로의 물리적 제약 조건들을 UFC를 통해서 입력할 수 있다.

▶ Implementation(적용)
합성 과정의 출력으로 얻어진 게이트 수준의 Netlist회로를 실제 타겟 FPGA의 구조에 맞게 변환하고 실제 물리적인 칩의 이미지를 생성하는 곳이다. 이는 세부과정(Translate, Mapping, Placement & Route)으로 구성되어 있다.
Spartan-3

▶ FPGA(Field Programmabe Gate Array)란?
프로그램이 가능한 Logic Device, 회로 설계자가 직접회로를 구현할 수 있는 새로운 형태의 주문형 반도체이다. 장점으로는 전력 손실이 적고 설계변경, 오류로 발생되는 시간 및 비용을 감소시킬 수 있다는 점이 있다.

참고 자료

이준성 외 3, 『ISE를 이용한 VHDL 및 FPGA실습』 북스힐 2008.
한규필 외 2, 『VHDL을 이용한 시스템 설계의 이해』 한티미디어 2008
다운로드 맨위로