검색어 입력폼

[디지털시스템][회로설계] Serial adder 회로설계 및 검증

저작시기 2009.01 |등록일 2010.01.13 파일확장자압축파일 (zip) | 9페이지 | 가격 3,000원

소개글

■ 과제 목표
Serial Adder 기능을 갖는 회로를 설계하고 이를 검증.

■ Serial Adder의 기본 기능


■ module 명 및 입출력 변수
1. module : SERIAL_ADDER
2. input : IN_1[1-bit], IN_2[1-bit], CLK[1-bit], RESET[1-bit]
3. output : VALUE[1-bit]
4. 레지스터 A, B, S 는 각각 8-bit.

■ 주의 사항
1. 각 레지스터는 Reset 기능과 clock에 동기화됨.
2. 초기 입력 값을 넣을 때 shift right 기능으로 A, B 레지스터에 입력됨.
3. Counter 는 입력값이 레지스터에 다 들어갔을 때 FSM이 동작하도록 함.
4. 모든 레지스터는 직접 구현해야 함.
5. State Diagram, Truth table 작성해야 함.
6. 레지스터 A, B에 들어갈 값은 양수임.
7. 오버플로우 무시.
8. Mealy 방식.

컴파일 실행환경

맥스플러스2

압축파일내 파일목록

right_shift.v
serialadder.v
[serialadder보고서].hwp
다운로드 맨위로