검색어 입력폼

공학실험 전반 가산기 보고서

저작시기 2008.06 |등록일 2010.01.04 한글파일한글 (hwp) | 3페이지 | 가격 1,000원

소개글

공학실험 전 반 가산기

목차

반가산기
전가산기
3비트 병렬 2진 가산기
결 론

본문내용

반가산기란?
컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위해 사용되는 논리 회로의 일종.
반 가산기는 2개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 즉, 덧셈해야 할 2개의 비트를 받아서 2개의 출력, 즉 합(sum)과 자리 올림 비트(carry bit)를 생성한다.
반 가산기는 이와 같이 자리 올림 비트를 출력할 수는 있지만 앞의 덧셈으로부터 자리 올림 비트를 받을 수는 없다. 3개 입력, 즉 덧셈해야 할 2개의 비트와 앞의 덧셈으로부터 자리 올림 비트를 덧셈하는 것은 온 덧셈기의 기능이다. 컴퓨터는 2개의 반 가산기를 온 덧셈기와 조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈을 할 수 있다.

반가산기 제작
S는 Sum을 나타내는 변수이고, C는 Carry를 나타나는 변수이다.
먼저 진리표를 제작하면 오른쪽과 같으며, 부울 식을 유도하면,
다운로드 맨위로