검색어 입력폼

pspice를 통한 회로분석(설계과제 4567)

저작시기 2009.12 |등록일 2009.12.23 한글파일한글 (hwp) | 28페이지 | 가격 1,500원

목차

1. 목표설정
2. 분석 및 합성
3. 제작 및 시험
4. 평가
5. 참고문헌

본문내용

1)
1차 RC 회로를 사용해서 cutoff frqeuncy가 1000 [rad/sec] 인 low pass filter를 설계하고 시뮬레이션 및 실험을 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다.

2)1차 RC 회로를 사용해서 cufoff frequency가 10000[rad/sec]인 high pass filter를 설계하고 시뮬레이션 및 실험을 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다

3)
a) Cufoff frequency가 10000 [rad/sec], passband gain = 100 인 1차 high pass filter를 설계하고 시뮬레이션 통해서 검증하라.

b) Cufoff frequency가 10000 [rad/sec], passband gain = -100 인 1차 high pass filter를 설계하고 시뮬레이션 통해서 검증하라.

4)
a) Cufoff frequency가 1kHz, passband gain = -100 인 1차 low pass filter를 설계하고 시뮬레이션 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다.

b) Cufoff frequency가 1kHz, passband gain = 100 인 1차 low pass filter를 설계하고 시뮬레이션 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다.




□ Pspice 과제 4
4-1. 목표설정
a) Cufoff frequency가 1kHz, passband gain = -100 인 1차 low pass filter를 설계하고 시뮬레이션 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다.
b) Cufoff frequency가 1kHz, passband gain = 100 인 1차 low pass filter를 설계하고 시뮬레이션 통해서 검증하라. C, R 값은 반드시 실제 소자값으로 설계한다.
4-2. 분석 및 합성
1차 low pass filter를 설계하면 위와 같고 에서 값만 변한다고 가정하면 크기와 위상각도 바뀌게 된다. 일단 회로를 분석해 보면
< phasor method >
: 회로내의 모든 전압, 전류 관계를 phasor로 나타낸다.

위의 커패시터와 저항을 등가변환 하면
출력이 saturation 되지 않았고 - ⑥
low pass filter에서는 w=0 일 때 |H(jw)| 가 최대값인 100이 나온다. 여기서 100은 입력을 1로 하였을 때 passband gain=-100 으로 설계해야 하기 때문에 나온 값이다. 하지만 크기는 절대값이므로 100이 된다.
( 저항을 너무 작은 값으로 할 경우 저항에 비해 상대적으로 높은 전압과 전류로 인해 소자가 타거나 잘못된 저항값을

참고 자료

www.devicemart.co.kr : 소자가 실제로 존재하는지를 찾을 때 이용
다운로드 맨위로