검색어 입력폼
평가점수B

[프로세서 설계] 신호등 설계 verilog HDL 을 이용하 설계

저작시기 2009.12 |등록일 2009.12.22 파워포인트파일MS 파워포인트 (pptx) | 33페이지 | 가격 3,000원

소개글

▷설계주제
→교차로에 설치된 3개의 방향에서 동작하는 교통신호 시스템을 설계한다.

▷설계과제
→3개의 방향 (West-to-East, East-to-West, South-to E,W)가 상호 교차하기 위한 순차적 신호등 제어
시스템을 설계한다. 교차로에 따라 가능한 신호 체계와 가능한 동작 순서에 따라 상태를 정의하고
동작 순서에 따라 교통 신호를 표시하는 신호 체계를 설계, 구현한다

사용프로그램
Xilinx ISE 10.1
ModelSim XE III 6.4b

목차

. 설계 환경
ⅱ. 설계 제한 요소와 목표
ⅲ. 상태 다이어그램
Truth Table(진리표) 설계
Truth Table 최적화
ⅰ.Verilog Code
ⅱ. Simulation result & analysis
ⅰ. 보완사항
ⅱ. 맺음말

본문내용

설계 제한 요소

HDL Code를 사용함 (Verilog Code 사용)
-> Xilinx ISE 10.1 , ModelSim XE III 6.4b 을 이용한 verilog 구현

주도로를 기준으로 파란색 신호가 빨간색 신호보다 시간적으로 길게 설계함
-> 주도로 파란색신호 : 12초
주도로 빨간색신호 : 반대편신호 초록색 7초 + 노란색 2초 = 9초
That is, 시간적으로 주도로 파란색신호가 더 길게 설계됨.
수행결과에 대해 12월18일 수업시간에 발표 예정임

설계 목표



3거리 신호등과 주도로의 미래의 신호등인 HIGH-PASS 신호 추가
HIGH-PASS 신호일때는 하늘로 날아가기 때문에 양방향 신호 제약을 덜 받음
부도로의 차가 없을때 주도로의 초록 신호가 한번 더 돌도록 설계
That is, S = 1 일때 주도로의 지연시간은 12초 + 12초 =24초
도로에 이동하는 차량이 적을 경우 그린신호등이 유지되도록 설계
South에서 East로 이동하는 차량은 신호에 영향을 받지 않도록 조건설계
West에서 South로 이동하는 차량은 신호에 영향을 받지 않도록 조건설계
다운로드 맨위로