검색어 입력폼

VHDL-Post lab - FF and S-P conversion

저작시기 2008.11 |등록일 2009.06.29 워드파일MS 워드 (doc) | 11페이지 | 가격 2,000원

소개글

VHDL-Post lab - FF and S-P conversion !! (A+리포트 보장)

Post 부분입니다

목차

8. Design a gated R-S NAND flip-flop
-Do a waveform simulation
-download the data into the kit
-make an experiment using the test input
-Analyze and discuss the result
9. Design a Master-slave R-S flip flop
-Do a waveform simulation
-download the data into the kit
-make an experiment using the test input
-Analyze and discuss the result
10. Design an 8-bit serial-to-parallel registers
-Do a waveform simulation
-download the data into the kit
-make an experiment using the test input
-Analyze and discuss the result
11. 자기이름 LCD에 표현하기
12. 실험 후 알게 된 점

본문내용

8. Design a gated R-S NAND flip-flop
-Do a waveform simulation
-download the data into the kit
-make an experiment using the test input
-Analyze and discuss the result

-Do a waveform simulation

< Function Simulation >

< Timing Simulation >
R-S nand에 관한 Flipflop은 프리렙 에서는 오류가 발생 하였으나, 실제 실험 시에는 올바르게 작동 되는 모습을 볼 수 있었다. 같은 조원 남행우와 토론해본 결과 내가 짠 코드에서 input 값에 충돌이 발생하여 Simulation 상에서 오류가 났음을 알게 되었고, Din 이라는 것을 함부로 사용 하면 안된다는 것을 한번더 일깨워 주는 계기가 되었다.
-download the data into the kit

RS FF 는 비교적 간단하기 때문에 input 3개 값과 output 2개 값을 Spartan b/d 에서 사용할 switch와 LED를 각각 지정해 주었다.
-make an experiment using the test input
시뮬레이션에서 이상이 없음을 봤듯이 Spartan b/d 에서도 제대로 구현 되는 모습을 확인 할 수 있었다.


-Analyze and discuss the result
RS – FF 은 비교적 간단한 실험이었다. 하지만 처음에 Pre lab 을 작성하다가, 한마디로 괜히 VHDL 코드를 간단화 시키려고 하다가 예상치 못한 결과 Simulation을 얻게 되었다. 분명 Synthesize 합성에서도 이상이 없었는데 Simulation 할 때 오류가 나는 것이었다. 화면에도 표시가 이상하게 나는 것을 볼 수 있었다. 실제 실험 시에는 VHDL 코드 표현에서 INPUT 값을 din으로 하나로 집어 넣어줌으로써 에러가 발생했다는 사실을 알 수 있었고, 오류를 정정한 결과 위와 같은 올바른 RS FF의 구현 모습을 얻을 수 있었다.

참고 자료

없음
다운로드 맨위로