검색어 입력폼

실험 8. 소신호 전압 증폭회로(CC BJT)(결과)

저작시기 2006.04 |등록일 2008.03.29 한글파일한글 (hwp) | 3페이지 | 가격 500원

소개글

전자회로실험

목차

■ 실험 결과
■ 고 찰
■ 비 고

본문내용

이번 실험은 소신호 전류 증폭회로인 에미터 플로워를 회로로 꾸며 입력 및 출력 임피던스를 측정하고 전력이득, 소신호 증폭도를 측정해 보는 실험이었다.
위의 실험결과 표 8-1과 8-2를 보면 입력전압이 출력 전압보다 약간 크지만 거의 비슷하게 나와 이득이 1에 가까운 수치가 나온 것을 볼 수 있는데 이는 이론에서의 값과 거의 맞는 것으로 실험적으로 확인 할 수 있었다. 입력 임피던스와 출력 임피던스의 값을 비교하면, 이론적으로 입력 임피던스가 출력 임피던스 보다 훨씬 커야 한다. 우리 실험은 입력 임피던스가 12187.5Ω이고 출력 임피던스가 86Ω이어서 이론에 매우 잘 들어맞았다.
실험방법 (1)에서 AF 출력 발생기의 출력을 0으로 하라고 되어 있어서 0에 맞추려고 노력했는데 몇 번을 해도 되지 않아서 이상하다고 생각했는데 알고 보니 AF 발생기의 출력이 50mV이하로 내려갈 수 없는 것이었다. 또한 이 실험이 소신호라는 것을 잊어버려서 peak-to-peak를 너무 크게 넣는 바람에 실험이 많이 지체 되었었다. 그러나 결과는 좋은 편이었다.
실험방법 (7)에서의 가변저항을 사용하는 실험에서는 저항값을 조절하여 Vout/2이 되도록 해야 하는데 조금만 돌려도 값이 차이가 많이 나서 저항값을 맞추기가 곤란하였다. 몇번이고 다시한 끝에 근사적으로 맞출 수 있었다.

참고 자료

교재 : 안재형, 박근형, 김남, 전자회로실험, 충북대학교 출판부,2000
다운로드 맨위로