검색어 입력폼

실험 8. 소신호 전압 증폭회로(CC BJT)(예비)

저작시기 2006.04 |등록일 2008.03.29 한글파일한글 (hwp) | 3페이지 | 가격 500원

소개글

전자회로실험

목차

(가) 전압 이득
(나) 입력 임피던스
(다) 출력 임피던스

본문내용

전압 증폭이 거의 없는 회로를 구성했다. 실험교재에는 VCC가 나타나 있지 않으나, 전에 했던 실험에서는 대부분 9Vdc를 인가하였으므로 9Vdc를 인가하였다. 트랜지스터는 2N2102가 피스파이스에는 있지 않아서 가장 유사한 Q2N2193을 주었고, 그래프중 위의 그래프가 출력을 아래에 있는 그래프가 입력을 나타내는데 거의 증폭이 있지 않다. 처음에는 스위치를 사용했으나, 출력이 점점 증가하여 스위치를 모두 닫었다고 생각하고 시뮬레이션을 하였다. 또한 출력부분의 스위치가 열려있으면 가변저항은 있으나 마나한 소자이므로 아예 없애고 그곳의 출력을 알기 위해 무한대의 저항을 달아서 마치 오픈과 같은 효과를 주어서 출력을 측정하였다.
전압 이득은 이다.

(나) 입력 임피던스
- 스위치 1번을 개방하고 12K 저항에 걸리는 전압을 측정하는 실험이다. 실험 4에서 과정 3과 동일한 레벨로 하라고 했는데 도무지 무슨 말인지 잘 알수가 없으나 전압이득은 단지 처음에 인가한 그 전압으로 해도 전압 이득은 유사하다.
다운로드 맨위로