검색어 입력폼

디지털회로실험> 결과보고서 ch6 가산기와감산기

저작시기 2007.04 |등록일 2008.03.13 한글파일한글 (hwp) | 4페이지 | 가격 800원

소개글

디지털회로실험> 결과보고서 ch6 가산기와감산기

목차

1. 실험 목적
2. 실험 결과
3. 실험 고찰
4. 참고 자료

본문내용

1. 실험 목적
1. 반 가산기와 전 가산기의 원리를 이해한다.
2. 반 감산기와 전 감산기의 원리를 이해한다.
3. 가산기와 감산기의 동작을 확인한다.
4. 가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다.


2. 실험 결과
(1) 그림과 같은 회로를 결선하고 입력변화에 따른 출력 과 을 측정하라.


전가산기 회로도이다. 실험결과는 다음과 같다.

A와 B의 값을 더하여 S로 출력한다. 계산에 캐리를 포함하므로 캐리 출력인 C 출력도 가지고 있다. A, B를 반가산기로 계산해서 나온 Sum S와 Carry Cn-1를 다시 한번 반가산기로 계산 한다. 두번째 반가산기에서 나오는 Carry는 첫 번째 반가산기에서 나오는 Carry와 합해 주어야 전가산기의 Carry를 얻게 된다. 두가지가 동시에 1로 되는 경우는 없으므로 or 게이트를 통과시킨다



(2) 그림과 같은 회로를 결선하고 입력변화에 따른 출력 과 을 측정하여 표를 완성하여라.

두개의 2진수의 뺄셈은 감수의 보수를 구하여,그것을 피감수에 더함으로써 실현된다. 이 방법에 의하면 뺄셈은 전가산기를 사용하는 덧셈이 된다. 뺄셈을 실현하는 논리회로를 구성하여 뺄셈을 할 수도 있다. 이 방법에서는 각 감수의 비트를 대응되는 피감수의 비트에서 빼서 차이 비트를 형성한다. 만일 피감수 비트가 감수 비트보다 작으면, 바로 앞의 비트로 부터 1을 빌어온다. Bn 생겼다는 사실은 계산단에서 출력된다. 바로 다음의 높은 단으로 입력되는 2진 신호를 써서 다음 높은 단의 비트에 전달 한다.
전감산기는 바로 앞의 낮은 단 위치의 디지트에 빌려 준 1을 고려하면서 두 비트의 뺄셈을 수행하는 조합회로 이다. 이 회로는 3개의 입력과 2개의 출력을 가진다 .A는 피감수, B는 감수,그리고 bn-1는 앞의 자릿수로 부터의 빌림을 나타내는데 사용 한다. 출력 Dn와 Bn는 차이와 뺄셈에서의 빌림을 표시하는데 사용되는 출력기호 이다.

참고 자료

① CAD TOOL을 이용한 디지털 전자공학실헐 2005 홍안의
② Introduction To Logic Design 2nd Ed. Alan B. Marcovitz.
③ http://blog.naver.com/kmssooya/20011287409
다운로드 맨위로