검색어 입력폼
평가점수A

NMOS CS amp Pspice common source CS증폭기 bodeplot 공통소스증폭기 주파수응답 설계 피스파이스 Pspice

저작시기 2007.05 |등록일 2008.03.08 파워포인트파일MS 파워포인트 (ppt) | 6페이지 | 가격 1,500원

소개글

N MOSFET 의 COMMON Source 증폭기 설계 시뮬레이션 입니다.
CS 증폭기의 NMOS는 P spice LEVEL 3을 이용하였으며,

소신호증폭 파형/ Gain / Bode Plot(크기와 위상) / AM 3dB(FH) 대역폭 2배
또한 NMOS FET Hybrid 소신호 등가회로 에서 내부 커패시터에 따른 주파수 보데선도

본문은 그림이 차지하는 비중이큽니다.

파워포인트이지만 서식이 세로로 되어 워드와 동일하고 출력역시 동일

원하는곳에 글씨를 넣기 편합니다.

목차

1. 회로도
2.소신호 입력신호 / 증폭(출력신호), Gain
3.|AM|,3dB 지점(FH)를 두배로 (대역폭 두배)
4.하이브리드 파이 모델에서 내부 커패시턴스 BODE PLOT (Magnitude , Phase)
5.내부커패시턴스의 변화에 따른 보데플랏 (크기.위상)
6.내부커패시턴스의 변화에 따른 보데플랏 " "

본문내용

Common Sourcs Amp.를 Pspice에서 설계하고
주파수 응답과 Pole Zero의 변화에 따른 응답
Unity Gain Freq.

23.659dB=|AM|=20LOG|15.2|
Dif의 -3.2590dB=~ 3dB지점
A1 = FH = 33.653K=~ 33.1kHzc

FH를 두배로 크게함. 2 X 33.1kHz = 66.2kHz

AM은 변하지않음 23.659dB=|AM|=20LOG|15.2|
Dif의 -3.0719dB=~ 3dB지점
A1 = FH = 64.686K=~ 66.2kHz
다운로드 맨위로