검색어 입력폼

각종 그래프와 사진,수식이 첨부된 논리회로 실험 (BASIC GATE) 결과 레포트

저작시기 2008.02 |등록일 2008.02.28 한글파일한글 (hwp) | 13페이지 | 가격 2,000원

소개글

전자공학- 논리회로실험 BASIC GATE에 관한 결과 레포트 입니다.

15장의 분량이며, 자세한 설명과 깔끔한 구성으로 수식과 도표 그래프 오실로스코프

PSPICE.워크밴치 사진을 모두 첨부해놓았고, 만점 받은 레포트 입니다.

여러분께 도움이 되었으면 좋겠습니다.

목차

2-INPUT AND gate 이용 3-input AND gate구성
Truth Table
3-input OR, NAND, NOR gate구성

실험값을 이용 De Morgan`s theory를 증명하고 설명

XOR GATE 구성 및 특징 설명

칩에 따른 회로를 구성하고, 특징과 역할 설명

본문내용

◇ De Morgan`s theory
- 드 모르간의 정리는 2개로 나뉘어진다. 첫 번째 식은 이며,
두 번째 식은 이다.

- 먼저 (a) 회로에서 X와 Y의 결과가 같게 나왔다. X=Y 이므로 회로에 의한 X와 Y의
식을 같다고 두면 이런 식을 얻을 수 있다. 이 식에다가 양변
전체 Not을 취해주면 이렇게 된다. 즉 회로(a)에 의해 드 모르간의
정리 첫 번째 식이 증명되었다.

- 그리고 (b) 회로에서도 X와 Y의 결과가 같게 나왔다. 따라서 X=Y 이렇게 해서 식을
쓰면 이런 결과가 나온다. 여기에서 C를 양변에서 약분해
주고 전체에 대해서 NOT을 취해주면 이렇게 된다. 즉 회로(b)에
의해 드 모르간의 정리 두 번째 식이 증명되었다.

(6) 그림 4와 같이 각각의 회로를 구성한 후 그 결과를 측정하여 표를 만들고, 각 회로의 특징과 truth table을 비교 설명하라.

◆ 회로 (a) (7405로 구성)
◆ 회로 (b) (7405로 구성)
◆ 회로 (c) (7404로 구성)

- 위의 (a), (b), (c) 회로를 구성한 후 그 결과를 측정하여 Truth table을 만들면
다음 페이지에 있는 Truth table과 같이 결과가 나타난다.


- (a)와 (c)는 NAND gate로서 동작하나, (b)는 (0,0,0) 일때 결과에서 어중간한 값이
나오는 것을 확인 할 수 있다.
다운로드 맨위로