검색어 입력폼

충북대 전기전자공학 디지털실험 14장 예비보고서

저작시기 2007.09 |등록일 2008.02.18 한글파일한글 (hwp) | 5페이지 | 가격 1,000원

소개글

충북대 전기전자공학 디지털실험 14장 예비보고서

목차

목 적
원 리
예비 보고서

본문내용

목 적
1. 동기 계수기의 구조와 동작을 이해한다.
2. 임의의 Mod동기 계수기를 설계하는 방법을 익힌다.

원 리
동기식 계수기는 비동기식 계수기와는 달리 공통의 클럭신호에 맞춰서 플립플롭들이 동시에 상태를 바꾸어 가는 회로로 전달 지연이 대단히 작다. 또한 비동기식 장치에서 있을 수 있는 글리치(glitch) 등의 염려가 없고, 작은 전달 지연으로 인해 빠른 클럭신호에 의해 구동할 수 있다는 점이 동기식 계수기가 비동기식 계수기가 비동기식 계수기에 비해 복잡해도 일반적으로 많이 사용되는 이유이다.
동기식, 병렬식 및 클럭(clock)카운터는 모든 단이 클럭펄스에 의해 동시에 트리거 되는 카운터이다. 동기식 카운터는 리플 카운터보다 전달속도가 매우 빠르고, 소형이며 집적회로소자의 출현으로 이러한 형태의 카운터가 많이 사용되고 있다.
동기식 카운터는 회로를 구성하고 있는 모든 플립플롭의 클럭신호가 병렬로 연결되어 있어 한 번의 클럭펄스의 변화가 동시에 각 단을 트리거 시키므로 순간적 동작형의 카운터라고 할 수 있으며, 고속 카운터에 이용되고 설계방법은 다음과 같다.
① 설계하고자 하는 카운터의 계수표를 만든다.
② 원하는 단수에 필요한 입력을 갖는 동기식 카운터를 그린다.
③ 계수표와 여기표를 사용하여 각 단의 J와 K 입력에 대한 Karnaugh Map을 구현한다.<
다운로드 맨위로