검색어 입력폼

충북대학교 전기전자공학 디지털실험 3장 예비 보고서

저작시기 2007.09 |등록일 2008.02.18 한글파일한글 (hwp) | 5페이지 | 가격 1,000원

소개글

충북대학교 전기전자공학 디지털실험 3장 예비보고서 입니다.

목차

목 적
이 론
1. 2진 연산(Binary Arithmetic)
2. 반가산기(Half Adder)
3. 전가산기(Full Adder)
문 제
예비 보고서

본문내용

목 적
1. 반가산기와 전가산기의 원리를 이해한다.
2. 가산기를 이용한 논리회로의 구성능력을 키운다.

이 론
1. 2진 연산(Binary Arithmetic)
2진수 체계는 모든 디지털 시스템의 기초이다. 그러므로 디지털 회로에서는 모든 연산동
작이 2진수를 사용하도록 구성되어 진다.
이 법칙에서 2개의 2진 digit 가산은 합 digit와 자리올림 digit의 2개의 digit로 결과가 얻
어진다.

2. 반가산기(Half Adder)
2진 덧셈을 살펴보면 2-입력(A, B)의 논리회로는 exclusive-OR 게이트와 같은 출력을 나
타내고 있다. 따라서 exclusive-OR 게이트는 때때로 1/4가산기라 불린다. exclusive-OR 게
이트 동작은 또한 2덧셈법(modulo-2 addition) 이라고도 불린다.
두 개의 2진수 A와 B를 더하면, 그 합 S와 자리올림수 C가 발생하는 데 이때 두 출력을
동시에 나타내는 회로를 반가산기라 하며 논리식은 다음과 같다.
다운로드 맨위로