검색어 입력폼

[실험보고서]1차지연요소

저작시기 2007.05 |등록일 2007.05.31 한글파일한글 (hwp) | 13페이지 | 가격 500원

소개글

Pspice 시뮬레이션 결과 첨부
오실로스코프 파형 결과 첨부
MATLAB 시뮬레이션 결과 첨부

목차

없음

본문내용

실험결과보고서
학 생
수업명
제어공학실험
분반번호
학번
실험일자
2007 년 5월 22일 ( 1교시 ) ∼ ( 4교시 )
실험목적
◎ 입력에 대한 출력의 시간응답특성이 시정수에 의하여 1차 지연을 갖는 요소의
회로 해석 및 특성을 관측한다.
원 리
◎ R-C회로에서 전원을 인가하면 전류와 콘덴서에 나타나는 전압이 지수함수로 응답이 나오게 된다. 입력에 대한 출력의 시간응답 특성이 지연되는 것이다.
사용장비
품 명
<중략>
실험방법
5.1 실험회로를 구성하라.=10K, 는 최대가 되도록 설정할 것.
실험방법
5.2 함수발생기를 이용하여 입력전압 Vi를 100Hz, 1Vpp 구형파이 되도록
조절하라.
5.3 콘덴서 C=0.1F로 하고 출력전압을 오실로스코프로 관측하시오.
Pspice에 의한 시뮬레이션 결과와 비교하시오.
5.4 콘덴서 0.01F,0.022F, 0.22F, 1F로 했을 경우 출력파형을 관측하시오.
Pspice에 의한 시뮬레이션 결과와 비교하시오.
5.5 5.4항의 시정수를 계산하시오.
5.6 그림 9.5의 입력전압을 정현파전압 10Vpp로 하고 주파수를 변화시키면 서 표에 결과를 적으시오. 단, C=0.1F, 1F 이다.
5.7 5.6의 실험결과로부터 극좌표도를 그리시오.
5.8 5.6의 실험결과로부터 Bode선도를 그리시오.
Pspice에 의한 시뮬레이션 결과와 비교하시오.
5.9 이상의 실험과 시뮬레이션을 통하여 결론을 적으시오.
실 험 결 과
실험5.1 실험회로를 구성하라.=10K, 는 최대가 되도록 설정할 것.
실험파형
시뮬레이션
실험파형
시뮬레이션
다운로드 맨위로