검색어 입력폼

[실험보고서]가산기회로(Sum Circuit)

저작시기 2007.03 |등록일 2007.05.31 한글파일한글 (hwp) | 27페이지 | 가격 700원

소개글

연산증폭기를 이용한 2입력 가산기 회로의 동작을 이해한다.
P-Spice 시뮬레이션 결과 첨부
오실로스코프 파형 결과 첨부

목차

실험 내용
가산기
가감산회로
실험결과
검토

본문내용

◎ 연산증폭기를 이용한 2입력 가산기 회로의 동작을 이해한다.
◎ 반전증폭기는 출력신호의 극성이 입력신호의 극성과 반대가 되는 증폭기이다.
입출력의 극성이 반대가 되는 것을 극성이 반전한다. 또는 위상이 반전한다고 하기 때문에 반전증폭기라 하는 것이다.
① 실험회로3.1을 구성한다.
실험 5.1 실험 3.1 회로 구성

② 함수발생기의출력 을 오실로스코프 CH1으로 측정하여 정현파 2[㎑], 1가 되도록 조절한다.
③ 과 를 오실로스코프 CH1과 CH2로 측정한다. Pspice에 의한 시뮬레 이션 결과와 비교 검토한다.
④ 과 를 오실로스코프 CH1과 CH2로 측정한다. Pspice에 의한 시뮬레 이션 결과와 비교 검토한다. 주파수를 100[㎐]에서 10[㎑]까지 변화하 여 결과를 검토한다.
다운로드 맨위로