검색어 입력폼

평활회로 및 voltage doubler

저작시기 2007.05 |등록일 2007.05.24 한글파일한글 (hwp) | 4페이지 | 가격 2,000원

소개글

전자회로실험

평활회로 및 voltage doubler 입니다.

목차

평활 회로 및 voltage doubler

1. 실험 목적
2. 실험 이론
3. 실험 방법

-사용기구-

Procedure

본문내용

1. 실험 목적

평활 회로를 이해하고 평활 회로의 소자가 직류 전압과 맥동(ripple)성분에 미치는 영향을 조사한다.

2. 실험 이론

평활 회로는 정류 회로 출력 측에 나타나는 교류성분을 크게 감쇠시키는 것이 목적으로, 회로를 구성하는 소자에 따라 커패시터(capacitor)평활 회로, 초우크(choke) 입력형 평활 회로, π형 평활 회로 등이 있으며, 각 회로의 특성은 다음과 같다.

1. 커패시터 평활 회로 (그림 1)
C 양단의 전압은 다이오드가 도통하는 동안에 충전되고 도통하지 않는 동안 R을 통하여 바전되게 되어 출력 전압은 그림 2와 같이 된다. 여기서 t1=cut out 시간, t2=cut in 시간이다. 이 때 맥동률(r)은

Vs가 positive 이면 D1은 도통되고 D2는 도통되지 않는다. 그리하여 node 1 -> node 2 -> node 3 으로 전류가 흘러 C2가 충전되고, C2 양단 전압은 Vc2=Vs이다. 그리고 Vs가 negative 이면 D1이 도통되지 않고 D2가 도통된다. 그리하여 전류는 node 3 -> node 2 -> node 4 -> node 1 으로 흐르고, C1 양단 전압은 Vs가 된다. 이때 KVL을 적용하면 출력 저한 RL에는 2Vs가 걸리는 것을 알 수 있다. 다시 Vs가 Positive가 되어도 Vc2전압보다 작을 때에는 D1 ,D2는 도통되지 않고, 출력전압 2Vs를 유지 하게 된다.
Vs가 Peak 전압인 Vs가 되었을 때에는 다시 D1이 도통되고 D2는 도통되지 않는다.
다운로드 맨위로