검색어 입력폼

[공학]전자회로실험(반전증폭기,비반전증폭기,단위 이득 폴로워,가산 증폭기)

저작시기 2007.04 |등록일 2007.04.17 | 최종수정일 2014.12.04 한글파일한컴오피스 (hwp) | 4페이지 | 가격 1,500원

소개글

출판사 : 인터비젼

피스파이스 실행결과첨부하였습니다.

목차

1.반전증폭기
2.비반전증폭기
3.단위 이득 폴로워
4.가산 증폭기

본문내용

1)반전증폭기(p.269 그림 28-5)



반전 증폭기는 가장 기본적인 연산 증폭회로로서 부귀환이 사용되어 전압이득을 안정화시킨다.
전압이득을 안정화하는 이유는 개방루프 전압이득이 너무 커서 귀환없이 사용하면 회로가 불안정하기 때문이다.
반전증폭기의 공식 에 의해 반전증폭기의 출력은 으로 위의 파형에서와 같이 입력과 출력의 파형이 반전 된것을 확인할수 있다.따라서 =7.07V이다.
시뮬레이션에서는 rms값을 넣을수가 없으므로 으로 바꾸었다.이다.

참고 자료

출판사 : 인터비젼
다운로드 맨위로