검색어 입력폼

[실험]3단 음성 증폭기

저작시기 2005.06 |등록일 2006.12.25 한글파일한글 (hwp) | 6페이지 | 가격 1,500원

소개글

3단 음성 증폭기를 PSPICE 시물레이션 한 결과입니다.

목차

I. 실험이론

(1) 주파수 응답

(2) 부귀환에 의한 트랜지스터 증폭기의 주파수 응답 확장

(3) 2단 증폭기

(4) 푸시-풀 증폭기

(5) 실제 구현한 증폭기의 원리

II. Pspice 결과

(1) 회로도

(2) 출력파형

(3) BandWidth

III. 결과 및 토의사항

본문내용

Pspice 결과

(1) 회로도
- 처음에 입력신호로 10mV가 입력되고 그 신호를 500전위차계(일그러짐이 없는 출력파형을 만들기 위한 입력신호 조절을 위해 연결하였다)를 이용하여 분압 시킨 후 첫째단의 입력신호로 들어간다. 첫째단은 바이패스 되지않은 10의 emitter저항이 있는 CE 증폭기로써 입력신호를 1단 증폭하였다. 마찬가지로 둘째단에서도 바이패스 되지않은 20의 emitter저항이 있는 CE 증폭기를 이용하여 증폭하였다. 마지막으로 푸시-풀 증폭기를 통해서 최종 증폭을 하였다. 여기서 푸시-풀 증폭단의 TR을 각각 순방향 시키기 위해 D1N4148이 쓰였다.

(2) 출력파형
- 입력신호 10mV 주었을 때의 파형이다. (실제로는 전위차계의 분압으로 인해 6mV의 입력신호가 들어가고 있다.) 출력의 최대파형은 2V로 Gain은 약 200V/V 정도 나온다. 허나 실제로는 입력이 6mV인 셈이므로 Gain은 330V/V이다.
파형은 일그러짐 없이 잘 나오는 편이다.

(3) BandWidth
- 이번 Project의 설계조건이 200Hz에서 30kHz의 Midband영역을 갖고 Gain이 50dB를 넘는 3단 음성 증폭기였는데, 아래의 Pspice 시뮬레이션 결과 주파수 부분의 설계조건을 만족시킴을 알 수 있지만, Gain은 43dB정도로 불만족임을 알 수 있다. (전위차계로 인한 입력신호의 감소로 실제 Gain은 이보다 크다.)
다운로드 맨위로