검색어 입력폼

실험 6. 4-bit 산술논리회로와 시뮬레이션

저작시기 2006.10 |등록일 2006.12.20 한글파일한글 (hwp) | 10페이지 | 가격 1,000원

소개글

목 적
1. ALU (Arithmetic Logic Unit)의 기능과 구조를 이해한다.
2. MyCAD의 사용법을 익힌다.
3. MyCAD를 이용하여 4비트 ALU를 설계하고 시뮬레이션을 한다.

목차

목 적
원 리
1. ALU의 기능과 구조
2. 논리 연산회로 시뮬레이션

본문내용

원 리
1. ALU의 기능과 구조
ALU는 산술 연산회로와 논리 연산회로로 나누어진다.
산술 연산은 <표 6-1>과 같이 가산, 감산, 증가, 감소 등의 8가지 기능을 수행한다. 이를 위한 회로는 <그림 6-1>의 MUX와 ADDER로 구성된다. 이들 기능은 선택단자 S1, S0 및 Cin에 의해 선택된다. 먼저 S1과 S0의 값에 따라 MUX에 의해 출력 Y(B, B, 0, 1)의 값이 결정되고, ADDER에 의해 출력 D(Cin+A+Y)가 결정된다. 4비트 산술 연산회로는 <그림 6-2>와 같이 구성된다.
다운로드 맨위로