검색어 입력폼

BiCMOS를 이용한 고속 Comparater 설계

저작시기 2006.11 |등록일 2006.12.17 | 최종수정일 2015.02.04 파워포인트파일MS 파워포인트 (ppt) | 20페이지 | 가격 500원

목차

BiCMOS를 이용한 고속 Comparator 설계
고속 Comparator 설계의 아이디어
일반적인 비교기(Comparaator) 구조
실제적인 비교기(Comparaator) 출력값
전체 옵셋 전압 (Vos)
2단 비교기(Two-stage Comparator)
비교기 회로도 및 기능

본문내용

오늘날 Consumer application 시장이 커짐에 따라 필수적인 고속 Data conversion system 연구에 많은 관심이 가해지고 있으며 수요도 급증하고 있는 추세이다.
  이에 이번 작품에서는 Transconductance면에서 CMOS보다 유리한 BiCMOS공정을 사용하여 고속동작이 가능한 비교기(Comparator)를 설계하였고 이는 두 개의 작은 신호차이를 증폭시켜주는 Preamplifier단과 증폭된 두 신호를 빠르게 Digital 신호로 출력시켜주는 Latch단으로 이루어진 형태로 구성되어 있다.

바이폴라와 MOS 소자로 구성된 BiCMOS 소자는 전류가 전압의 지수함수적으로 증가하는 BJT를 사용하여 MOS 소자에 비해 상대적으로 큰 Transconductance 값을 갖게 되어 큰 용량성 부하를 구동할 수 있는 특징이 있으며, 각종 기생 용량 성분 및 직렬저항 등을 적절히 줄이면 높은 차단 주파수를 갖는 소자로 동작시킬 수 있다.
다운로드 맨위로