검색어 입력폼

회로망 합성 매트랩과 pspice 피스파이스

저작시기 2006.01 |등록일 2006.12.11 파일확장자압축파일 (zip) | 4페이지 | 가격 1,500원

소개글

회로망 합성 과목 레포트인데요 전자정보 공학부에서 컴공 빼고 통신이나 전기과 또는 전자과 학생들이 다들 유용하게 쓸수 있을 꺼라고 생각됩니다.
바타워즈 , 체비셰프, 타원함수 , 벳셀톰슨 등의 크기, 위상, 지연특성을
매트랩으로 구성하고 파형을 나타냈으며 또 피스파이스로 구현하여 보았습니다.
에러없고 무난합니다. 후회 없을듯.. A+ 맞았습니다. ㅋ

본문내용

1. 목적
3차 쳬비셰프 필터함수의 크기특성, Transient특성을 차단주파수(fc=76kHz), 대역폭(B=fc/3kHz)을 가지고 저역통과, 고역통과, 대역통과로 변환하여 PSPICE로 시물레이션하여 그 특성을 확인한다.

2. 실험
1) 크기특성
① 저역통과(fc=76kHz, B=fc/3kHz)
② 고역통과(fc=76kHz, B=fc/3kHz)
③ 대역통과(fc=76kHz, B=fc/3kHz)
2) Transient 특성
① 저역통과
• 저주파수 통과(Voff=0V, Vampl=1V, Frequency=10Hz)
• 고주파수 통과(Voff=0V, Vampl=1V, Frequency=10GHz)
• 차단주파수 통과(Voff=0V, Vampl=1V, Frequency=76kHz)
② 고역통과
• 저주파수 통과(Voff=0V, Vampl=1V, Frequency=10Hz)
• 차단주파수 통과(Voff=0V, Vampl=1V, Frequency=76kHz)
• 고주파수 통과(Voff=0V, Vampl=1V, Frequency=10GHz)
다운로드 맨위로