검색어 입력폼

[공학]연산증폭기 응용실험

저작시기 2006.01 |등록일 2006.11.22 한글파일한컴오피스 (hwp) | 3페이지 | 가격 500원

소개글

중앙대 전자전기공학부 3학년 실험 예비레포트입니다

많은 도움 되실껍니다^^

목차

■ 제목
■ 실험 목적
■ 실험 예습 1 : 적분기
■ 실험 예습 2 : 미분기
■ 실험 예습 3 : 발진기

본문내용

■ 제목 : 연산증폭기 응용실험

■ 실험 목적
연산증폭기를 사용하여 적분기, 미분기, 발진회로 등을 제작하고 동작원리를 이해하며 분석한다.

■ 실험 예습 1 : 적분기

※ 적분기


※ 입출력 파형
→ 위 회로에서 R를 뺀 것이 이상적인 적분기 회로이다. pspice를 이용하여 출력파형을 구현한 결과 위와같이 나왔다. 저항 R을 통해 흐르는 전류가 i(t)=이고 이 전류가 커패시터 C를 통해 생기는 전압강하를 v에서 뺌으로써 출력전위
v(t) = 0 - = -v(0) - 이다.
결과값을 볼때 출력전위가 입력전위를 적분해서 반전한것이므로 반전적분기라고 한다.
이 적분기의 문제점은 저주파 이득이 제한을 받게 되므로 입출력 관계식의 입력주파수가 f = 1/(2RfC)보다 놓은 경우에만 유효하게 된다. f 보다 낮은 주파수에서는 위와같이 반전증폭기가 된다. 이를 해결하기 위해 즉 실제로는 Rf는 R1의 10배정도가 되도록 한다.

■ 실험 예습 2 : 미분기

※ 미분기

※ 입출력 파형
→ 위 회로에서 커패시터C와 입력저항 R을 제거한 것이 이상적인 미분기이다. 커패시터에 흐르는 전류는 i(t) = 이고, 이 전류가 R을 통해 흐름으로써 생기는 전압강하를 v에서 뺌으로써 출력전위
v(t) = v - v(t)=0-R(t) = 이다.
결과값을 볼때 이것은 입력전압을 미분해서 부호가 반대가 되었으므로 반전미분기라고 한다.
이 미분기는 주파수가 높아질수록 커패시터의 리액턴스는 매우 작아지므로 미분기의 출력전압은 주파수에 따라 증가하게 되어 미분기의 출력은 고주파 잡음에 매우 민감하게 된다. 이를 해결하기 위하여 실제회로에서는 위와같이 R을 설치하여 고주파 이득의 비율을 감소시킨다.

■ 실험 예습 3 : 발진기
다운로드 맨위로