검색어 입력폼

741 Op-Amp Characteristics

저작시기 2006.11 |등록일 2006.11.16 | 최종수정일 2014.11.30 한글파일한컴오피스 (hwp) | 5페이지 | 가격 2,000원

소개글

전자회로2 실험의 741 Op-Amp Characteristics 예비레포트입니다

PSpice 시뮬레이션 포함

목차

§ 실험목적

§ 실험부품 및 사용기기

§ 이론 요약
(1) CMRR
(2) Slew Rate
(3) Offset Voltage
(4) Offset Current

§ PSPICE Simulation
CMRR
Slew Rate
Offset Voltage
Offset Current

본문내용

§ 실험목적
ㆍ연산 증폭기의 동작특성을 이해한다.
ㆍCMRR(Common-Mode- Rejection Ratio)을 조사한다.
ㆍ연산 증폭기의 SR(Slew Rate)을 조사한다.
ㆍ연산 증폭기 내부에 있는 차동입력 단에서 불가피하게 나타나는 제조공정상의 연산증폭기 에 대한 입력 offset current를 측정한다.
ㆍoffset voltage와 offset current를 해결하는 방법을 생각한다.


§ 실험부품 및 사용기기
0-15V 직류전원 공급 장치1Op-Amp 7411브레드 보드1저항 100Ω(2), 10kΩ(2),
100kΩ(4), 1MΩ9
신호발생기1오실로스코프1


§ 이론 요약
(1) CMRR
연산 증폭기는 기본적으로 입력단의 차동 증폭기에서 두 입력 단자에 같은 신호가 인가되었을 때, 출력이 0이 되어야 한다. 하지만 실제 연산 증폭기는 그렇지 못하며, 여기서 발생된 입력전압과 출력전압의 비를 Common mode gain이라고 정의한다.
Common mode gain이 적을수록 우수한 연산 증폭기이며, 그 척도로 CMRR을 사용하며, 다음과 같이 정의된다.
........................<식 10-1>
단, 이상적 연산 증폭기의 CMRR은 ∞이다.
식 10-1에서 는 증폭기의 differential mode gain이고, 은 증폭기의 common mode gain을 나타내며 그 값들은 다음과 같이 구할 수 있다.
.............................................<식 10-2>
............................................<식 10-3>
741 연산 증폭기에서는 주파수가 낮은 경우 CMRR은 90dB정도가 되나 주파수가 높아질수록 CMRR은 감소하는 경향이 있다.


(2) Slew Rate
연산 증폭기의 입력 단에 구형파 입력을 인가하면, 출력 전압은 입력전압과 달리 시간에 따라 전압이 지연되면서, 일정한 .

참고 자료

Microelectronic Circuits By Sedra Smith 5Th Edition
다운로드 맨위로