검색어 입력폼

[디지털]디지털논리회로 실험

저작시기 2006.03 | 등록일 2006.03.22 한글파일 한컴오피스 (hwp) | 18페이지 | 가격 1,500원

소개글

제 1장 기본 논리 게이트 (AND, OR, NOT)
제 2장 UNIVERSAL 게이트 (NAND, NOR)

목차

제 1장 기본 논리 게이트 (AND, OR, NOT)
제 2장 UNIVERSAL 게이트 (NAND, NOR)

1. 실험 목적
2. 실험 순서
3. 실험 도구

본문내용

1. 실험 목적
기본 게이트 (AND, OR, NOT)의 동작 특성을 이해하고, 이들을 응용할 수 있는 능력을 기른다.

2. 실험 과정, 회로도 및 타이밍 다이어그램

(1) AND Gate

① 2입력 AND Gate
7408칩 (4조 2입력 AND Gate)을 사용하여 [그림 1-6]과 같은 AND Gate 회로를 구성하고 입력 A, B의 변화에 따른 출력 Y의 상태를 [표 1-1]에 기록하여라.

② 3입력 AND Gate
7411칩 (3조 3입력 AND Gate)을 사용하여 [그림 1-8]과 같은 3입력 AND Gate 회로를 구성하고 입력 A, B, C의 변화에 따른 출력 Y의 상태를 [표 1-2]에 기록하라.
7408칩 (4조 2입력 AND Gate)을 사용하여 [그림 1-10]과 같은 3입력 AND Gate 회로를 구성하고 입력 A, B, C의 변화에 따른 출력 Y1, Y의 상태를 [표 1-2]에 기록하여라.

③ 4입력 AND Gate
7421칩 (2조 4입력 AND Gate)을 사용하여 [그림 1-11]과 같은 4입력 AND Gate 회로를 구성하고 입력 A, B, C, D의 변화에 따른 출력 Y의 상태를 [표 1-3]에 기록하라.
7408칩 (4조 2입력 AND Gate)을 사용하여 [그림 1-13]과 같은 4입력 AND Gate 회로를 구성하고 입력 A, B, C, D의 변화에 따른 출력 Y의 상태를 [표 1-3]에 기록하라.
7408칩 (4조 2입력 AND Gate)을 사용하여 [그림 1-14]과 같은 4입력 AND Gate 회로를 구성하고 입력 A, B, C, D의 변화에 따른 출력 Y의 상태를 [표 1-3]에 기록하라.

참고 자료

디지털논리회로실험
다운로드 맨위로