검색어 입력폼
평가점수C

[디지털설계] 디지털 시계 설계

저작시기 2005.05 |등록일 2005.06.19 한글파일한컴오피스 (hwp) | 36페이지 | 가격 1,000원

소개글

디지털 시계 설계를 Maxplus2의 스키메틱 기능으로 설계하였으며, 블록도 및 설명, 그리고 시뮬레이션 과정 상세하게 작성하였습니다. 제출 후 A맞은 레포트 입니다.

목차

I. 서 론

II. 본 론
1. 개 요
2. 프로그램 설계
1) Basic Part
2) Mode Select Part
3) Watch Part
4) Stopwatch Part
5) Out Part
※ 최종 프로그램 시뮬레이션
3. 하드웨어 구현
4. 완성된 Digital Watch

III. 결 론
1. 결 론
2. 느낀 점
※ 참고 문헌

본문내용

I. 서 론
현대 사회는 정보화 사회이다. 얼마만큼 빠르게 정확한 정보를 획득하는가 여하에 따라 경쟁력이 구분되는 사회 인 것이다. 이러한 사회 양상의 이면에는 디지털이라는 용어가 빠지지 않는다. 가장 쉬운 예로 거의 매일 접하는
TV, 오디오 기기, 컴퓨터, 카메라 등 많은 것들이 기존의 아날로그 형태에서 디지털화 되어 쉽고 편하게 사용되어지고 있다.
.....
2) Mode Select Part(시계의 동작 모드를 결정하는 회로)
초기 모드는 시계모드 상태이며 SW1에 따라 시계, 스톱와치, 동작선택
모드로 변화 시켜 주는 회로로 1번에서 발생한 주파수 중 100HZ의 출력을
회로의 CLK으로 하여 동작한다. 시계 모드 SW1을 한번 눌러 스톱와치 모드로 전환하고 SW2,SW3의 입력을 통해 스톱와치를 START,STOP 시키고 RESET 시킨다.
SW1을 다시 한번 누르면 모드는 시간 조정 모드로 전환되고 SW2,SW3을 통해 시간과 분을 선택하고 변경할 수 있다. 시간과 분을 정확하게 SETTING 후 SW1을 다시 누르면 시계 동작 모드로 복귀한다.
아래의 표는 Modsel에서 스위치의 입력에 따른 동작과 기능을 나타낸다.

참고 자료

박주성,‘FPGA를 이용한 ASIC 설계 실습’, 홍릉과학 출판사, 1997.
다운로드 맨위로