검색어 입력폼
평가점수C

[전자회로,OP AMP,회로설계] OP AMP이것만 알면 된다.

저작시기 2004.09 |등록일 2004.09.01 워드파일MS 워드 (doc) | 11페이지 | 가격 500원

소개글

이 자료는 제가 OP AMP회로를 설계하면서 참고하는 자료입니다. 대학생의 레포트용이 아니고 실무에 직접 응용 적용가능한 내용입니다.
기초부터 충실해야 회로설계가 가능합니다.
전자회로설계는 각 소자의 특성 및 원리를 정확히 이해해야 분석 및 설계가 가능합니다.
많은 도움이 도었으면 합니다. 자료는 계속 업데이트 하겠습니다.
전자공학도 화이팅..

목차

1.OP AMP의 정의

2.OP AMP의 개요
1)특성에 따른 분류
2)연산증폭기 기호
3)연산증폭기의 특성
4)연산증폭기의 특성을 나타내는 파라미터
5)OP AMP를 사용하 증폭회로 설계시 회로 상수의 결정

3. Op amp의 종류

4. OP AMP의 분류

5. 이상적인 특징

6. Buffer amp를 사용하는 이유

7. 반전 과 비반전의 입력임피던스

본문내용

회로 방식을 결정했으면 gain setting 저항 등 회로 상수를 결정한다. 저주파(GB product가 대략 10MHz 이내인 경우) 증폭기인 경우 gain 설정은 저항만으로 충분하며 고주파인 경우 주파수 보상회로를 추가해야 한다. 반전 증폭기의 gain이 , 비반전 증폭기 gain 임은 잘 알고 있다. 일 때와 일 때 모두 반전 증폭기의 gain이 -10이 될 것이다. Op amp가 이상적인 경우면 저항값의 범위에 제한이 없을 것이다. 그러나 실제의 회로에서는 op amp, 저항, PCB 등의 비이상적 특성과 기생 성분 등으로 사용 가능한 회로 정수값이 제한되면 회로의 용도에 따른 최적화된 값이 존재하게 된다. Gain setting 저항의 영향을 DC와 AC 특성, 두 가지 측면에서 살펴 볼 수 있는데 DC 특성 측면에서 op amp의 input impedance는 이상적으로 무한대가 아니며 bias 전류가 입력 단자로 유출 또는 유입된다. 그러므로 feedback 저항값이 입력 단자에 input bias 전류를 공급할 수 없을 정도로 커서는 안 될 것이다. 일반적 op amp의 bias 전류는 이내인데 1 V에서 가 흐르려면 입력 단자에서 본 저항이 이 되야 한다. (또 에 의 bias 전류가 흐르면 1 V의 offset이 생긴다.) Op amp 단자측에서 바라보는 impedance는 임을 고려할 때는 10M을 넘지 말아야 한다.

참고 자료

없음
다운로드 맨위로