검색어 입력폼

[논리회로]가산기

저작시기 2004.04 |등록일 2004.08.27 한글파일한컴오피스 (hwp) | 8페이지 | 가격 1,500원

소개글

가산기

목차

목적
기본이론
실험
고찰

본문내용

1. 반가산기(Half Adder) - 1자리의 2진수를 더하는 회로
한 비트씩 두 개의 2진수를 더하는 경우 4가지 상태의 값이 나온다. 입력은 두 개의 2진수 비트로 구성되고, 출력은 이들 두 개의 비트의 합과 자리올림(carry)으로 구성된다. 이때 합을 S, 자리올림수를 C로 한다면 4가지 상태중 1+1=10인 상태에서 자리올림수가 발생된다(S=0, C=1) 이와 같은 과정을 수행하는 장치를 반가산기라고 하고 진리표는 다음과 같이 된다.
고찰 ->
이번 실험을 통해서 오픈 컬렉터 게이트의 특성과 와이어드 AND, OR 회로를 익히고, 3-상태 TTL 버퍼와 인버터의 동작을 이해하는 실험이었다. 우선, 나는 실험1번과 2번을 통해 버퍼와 NOT 게이트의 풀업저항을 사용하여 출력특성을 비교하고, 실험 NAND 게이트를 조합해 풀업저항을 사용하여 출력특성이 AND 동작이 이루어짐을 이번 실험을 통해서 확인하였다.

참고 자료

없음
다운로드 맨위로